kvp#2
Osszeszedtek az osszes embert aki a just in time szoftveres mikrokod forditast tamogatja (intel pentium 4/transmeta rendszerek). Ennek ellenere az amd a hagyomanyos out of order pipelined x86 architektura mellett tette le a voksat es az intel is akkor vette vissza a vezetest toluk, amikor visszatert ehhez a megoldashoz. A modern intel core2 sorozatban gyakorlatilag pentium pro magok vannak, csak a pipeline-ok meretet es szamat noveltek meg a tobbszorosukre. Igy most mar az amd es az intel core cpu-k ujra orajelben is egy az egyben osszehasonlithatoakka valtak. Az intel alacsonyfogyasztasu tervei kozott pedig az szerepel, hogy a regi pentium sorozat in order architekturajat fogja hasznalni az osszes gpu-juk es alacsony fogyasztasu cpu-juk. (intel x86 cpu architektura csoportok: 8088/8086/80186, 80286, 80386/80486, pentium/pmmx, ppro/pII/pIII/core/core2, P4)
ps: A belinkelt szabadalom megyegyezik nehany ibm power es renesas sh cpu boot modjaval, ahol a cache egy resze shadow ram-kent mukodik. Az ujitas az, hogy itt page cache-kent mukodne. Ez utobbit az ibm power csalad os szinten kezeli, es ilyen megoldast hasznal pl. az xbox360 a hypervisor tarolasara is. Szerintem az otletuk siman tamadhato, mivel mar jopar eve hasznaljak mas termekekben, csak idaig senki nem szabadalmaztatta. (az elso erre alkalmas rendszer a pdp11-es volt)