7
  • RecoPhile
    #7
    Aztán jönn majd a nagy kérdés, hogyan fogjuk elérni, hogy mégkisebb méretre zsugorítsuk a magokat.
    Mert hát köztudot, hogy 22 nanó alatt már teljesen másképpen kell számolni az ellenállásokat stb.

    De jó lenne egyszer egy kvantumgépet háztártásokba...
  • grebber
    #6
    Belegondolva VGA ba 22nm-e pff aból aztán lehet majd nagyonsokmagos :D jó sok ráfér majd a nyákra.
  • dez
    #5
    Feltéve, ha addig tényleg létrejön jól használható formában egy sok qubites kvantumszámítógép, mert állat sok sima digitális proci is kevés a világ kvantummechanikai működésének szimulálására.

    De bármely idő- és térbeli pontot valószínű akkor sem tudunk majd kiszámolni, mert a világ nem mechanikus (lásd káoszelmélet, határozatlansági reláció, stb.).
  • vajon kiki
    #4
    úristen hova jutunk? pár száz éven belül már tényleg olyan brutál procik lesznek amik valós időben le tudják renderelni az egész univerzumot és ki tudják 3D hologram animációban vetíteni a múlt és jövő téridejének bármely pontját és részletét... de minimum +- néhány milliárd köbfényévet
  • shabba
    #3
    El van írva a cikk. A Westmere lesz 6 magos 256kB L2 és 12MB L3 cache párosítással. A Sandy Bridgeben 8 mag, 512kB L2 és 16 MB L3 cache párosítás lesz. A Haswell szinte biztos hogy 8 magnál többel fog rendelkezni. A teljesen új cache design nagy valószínűséggel azt a nagysebességű, nagyméretű dram memóriát jelenti majd amit az Intel tokozáson belülre akar hozni vagy L4 cacheként vagy az L3-at leváltva.

    16MB L3 cachenél azért volt több is pl. Itanium2-ben van 24MB is. De pl. a rövidesen megjelenő 4 utas Xeon, 6 magos Dunningtonban is 16MB L3 cache van 3x3 MB L2 cache társasásában. A szintén rövidesen megjelenő Itanium utód Tukwilába pedig 30MB.
  • M0RN1NGST4R
    #2
    6*0.5+16=20?
  • GG
    #1
    2012.: jönnek a terminátor központi chipe :P